詞條
詞條說明
LDO的應(yīng)用非常簡單,很多LDO僅需在輸入端及輸出端各接一顆電容即可穩(wěn)定工作。在LDO的應(yīng)用中需要考慮壓差、靜態(tài)電流、PSRR等重要參數(shù)。在以電池作為電源的系統(tǒng)中,應(yīng)當(dāng)選擇壓差盡量低的LDO,這樣可以使電池較長時間為系統(tǒng)供電,比如NCP600,NCP629等等。靜態(tài)電流Iq是Iquiescent的縮寫,指芯片自身所消耗的電流。在一些低功耗應(yīng)用中,應(yīng)當(dāng)盡量選擇Iq小的LDO。一些工程師在設(shè)計(jì)低功耗系
如今的主流操作系統(tǒng)(如Windows XP SP2 and later, Linux 2.4.6 and later, MacOS 10.5 and later)都已提供UVC設(shè)備驅(qū)動,因此符合UVC規(guī)格的硬件設(shè)備在不需要安裝任何的驅(qū)動程序下即可在主機(jī)中正常使用。使用UVC技術(shù)的包括攝像頭、數(shù)碼相機(jī)、類比影像轉(zhuǎn)換器、電視棒及靜態(tài)影像相機(jī)等設(shè)備。較新的UVC版本為UVC 1.5,由USB Imple
1、前饋控制電容對LDO穩(wěn)定性的危害常常有LDO規(guī)定在意見反饋電阻器R1上并接一個前饋控制電容CFF,那樣做是為了較好地減少誤差放大器的噪音收獲可讓LDO的輸出噪音不隨輸出工作電壓升高而大幅度提升。遺憾的是,這針對固定不動輸出LDO來講不是行得通的,由于意見反饋連接點(diǎn)不容易得到。針對可調(diào)整輸出的LDO是有效的,在其中R1和R2設(shè)定輸出工作電壓。CFF和R1產(chǎn)生了一個零點(diǎn)ZFF=1/(2π×R1×C
FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為**集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。FPGA 器件屬于**集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門電路數(shù)較少的問題。FPGA 的基本結(jié)構(gòu)包括可編程
公司名: 深圳市科電電子有限公司
聯(lián)系人: 聶紹明
電 話: 13243662666
手 機(jī): 13823729687
微 信: 13823729687
地 址: 廣東深圳寶安區(qū)31區(qū)水口花園6片37號205
郵 編:
網(wǎng) 址: chuangke18.b2b168.com
公司名: 深圳市科電電子有限公司
聯(lián)系人: 聶紹明
手 機(jī): 13823729687
電 話: 13243662666
地 址: 廣東深圳寶安區(qū)31區(qū)水口花園6片37號205
郵 編:
網(wǎng) 址: chuangke18.b2b168.com